基于VHDL的数字时钟的设计 Design of digital clock based on VHDL

排行榜 收藏 打印 发给朋友 举报 来源: 《气象水文海洋仪器》 发布者:cjk3d
热度6票 浏览14次 【共0条评论】【我要评论 时间:2008年12月15日 17:38
基于VHDL的数字时钟的设计

Design of digital clock based on VHDL

随着EDA技术的发展和应用领域的扩大与深入,EDA技术在电子信息、通信、自动控制及计算机应用领域的重要性日益突出.EDA技术就是依赖功能强大的计算机,在EDA工具软件平台上,对以硬件描述语言VHDL为系统逻辑描述手段完成的设计文件,自动地完成逻辑优化和仿真测试,直至实现既定的电子线路系统功能.本文介绍了基于VHDL硬件描述语言设计的多功能数字时钟的思路和技巧.在QuartusⅡ开发环境中编译和仿真了所设计的程序,并逐一调试验证程序的运行状况.仿真和验证的结果表明,该设计方法切实可行,该数字时钟具有一定的实际应用性.水利论文l'\9M:_)_

作 者: Zhang Zi-gang 卢戈 Tian Peng Zhang Zi-gang Lu Ge Tian Peng  
作者单位:65043部队,吉林,132011 
刊 名:气象水文海洋仪器 
英文刊名:METEOROLOGICAL,HYDROLOGICAL AND MARINE INSTRUMENTS 
年,卷(期):2008 (2) 
分类号:TN702 
关键词:数字时钟   VHDL   QuartusⅡ  
机标关键词:数字时钟硬件描述语言设计计算机应用系统逻辑描述技术系统功能仿真测试自动控制运行状况验证程序设计文件设计方法软件平台逻辑优化开发环境电子信息电子线路应用性多功能通信 
基金项目: 
下一篇:基于MIDAS IV AWOS 的观测发报平台的构建与开发 Design and exploitation about the METAR/MET platf
上一篇:手持式五波段臭氧监测仪 Five channels hand-held ozonometer
查看全部回复【已有0位网友发表了看法】

广告投放

广告投放